凯登推出了下一代钯Z2和普罗提姆X2系统 它彻底改变了硅

2021-04-07 17:24 来源:电子说

执行摘要:

与上一代相比,钯Z2和普罗提姆X2系统的新动态双核组合将容量提高2倍,性能提高1.5倍

钯Z2硬件仿真加速平台基于全新的自定制硬件仿真处理器,可提供业界最快的编译速度、所见即所得的结果,以及硅之前最全面的硬件纠错功能

Protium X2原型验证系统基于最新的Xilinx UltraScale VU19P FPGA,为10亿门芯片设计的预硅软件验证提供最高的运行速度和最短的初始启动时间

Cadence拥有最完整的知识产权和系统芯片验证、硬件和软件回归测试以及早期软件开发解决方案

中国上海,2021年4月6日,——邓凯电子(美国凯登斯公司,纳斯达克代码:CDNS)今天发布了凯登斯钯Z2企业仿真企业硬件仿真加速系统和Protoum X2企业原型企业原型系统,用于应对指数级增长的系统设计复杂性和上市时间压力。新一代系统基于Cadence最初的Pallaidum Z1和Protium X1产品,为当前数十亿门的片上系统(SoC)设计提供最佳的预硅硬件纠错效率和最高的软件调试吞吐量。这种双系统无缝集成了统一的编译器和外设接口,称为动态duo。新一代系统基于下一代硬件仿真核心处理器和Xilinx UltraScale VU19P FPGA,将为客户带来2倍的容量提升和1.5倍的性能提升,在更短的时间内完成更多的大规模芯片验证迭代。此外,模块化编译技术也在两个系统中得到突破性的应用,使得100亿门的SoC编译在钯Z2系统中可以在10小时内完成,在Protium X2系统中不到24小时。

“我们高端显卡和超大规模设计的每一次升级都意味着复杂性的增加和上市时间的日益紧迫。”英伟达硬件工程高级总监纳伦德拉孔达(Narendra Konda)表示:“通过结合Cadence钯Z2和Protim X2系统的通用前端流程,我们可以优化功能验证、功能验证和预硅软件启动的工作量分配。由于可用容量增加了2倍,吞吐量增加了50%,模块化编译周期更快,我们可以按时完成最复杂的GPU和SoC设计的全面验证。”

钯z2/protium x2 dynamic duo用于应对移动、消费电子和超大规模计算领域最先进应用设计的挑战。基于无缝集成流程、统一纠错、通用虚拟和物理接口以及跨系统测试平台内容,这种动态双剑组合可以实现从硬件仿真到原型验证的快速设计迁移和测试。

“AMD成功的重要成果之一,就是加快了芯片开发进程,优化了AMD的左移战略。”AMD全球院士、方法论架构师Alex Star表示:“使用Cadence钯Z2和Protium X2系统提高性能,可以在保证硬件模拟和原型验证功能一致性的基础上,提高预硅工作负载的吞吐量。钯Z2硬件模拟和Protim X2原型验证之间的快速启动和短时间切换能力,为我们提供了在开发最具挑战性的SoC设计时优化自己的左移策略的机会。通过使用具有业界领先的第三代AMD EPYC处理器以及钯Z2和Protium X2平台的认证服务器,客户将能够将业界领先的性能计算带入钯和Protium生态系统。”

“先进SoC设计的硅前验证需要一个具有数十亿处理能力的解决方案,该解决方案必须同时提供最高性能和快速、可预测的纠错能力。”Cadence公司高级副总裁兼系统与验证部门总经理Paul Cunningham表示:“我们全新的动态duo power双剑组合通过两个紧密集成的系统满足了上述要求,这两个系统包括针对快速、可预测的硬件纠错而优化的钯Z2硬件模拟加速系统,以及针对高性能数十亿软件验证而优化的Protium X2原型验证系统。客户表达的强烈需求令我们深受鼓舞。Cadence将继续与客户合作,通过新系统实现最高的设计验证吞吐量。”

“业界最好的硬件模拟器是我们成功的关键。Arm一直在基于Arm的服务器上广泛使用硬件仿真加速器和仿真工具,以实现最高的整体验证吞吐量。”Arm设计服务高级总监Tran Nguyen表示:“借助新的Cadence钯Z2系统,我们在最新设计中实现了50%以上的性能提升和2倍的容量增长,为我们提供了强大的预硅验证能力,用于验证下一代IP和产品。”

“Xilinx与Cadence紧密合作,确保Cadence的软件前端与Xilinx Vivado设计套件的后端设计套件无缝配合。”Xilinx关键应用市场高级总监汉内克克雷克斯说:“基于FPGA的Cadence Protium X2原型验证平台允许我们使用Virtex UltraSc

ale+ VU19P设备的用户在十亿门设计上实现数MHz的性能。Cadence与Xilinx前端到后端工作流程的紧密集成让软件工程师在开发最早期即可使用上述平台,将宝贵时间用于设计验证和软件开发,而不是耗时的原型验证初启。”

  Cadence验证全流程包括Palladium Z2硬件仿真加速系统、Protium X2原型验证系统、Xcelium™ Logic Simulation逻辑仿真器、JasperGold® Formal Verification Platform形式化验证平台以及Cadence智能验证应用套件,可以提供最经济高效的验证吞吐率。全新的Palladium Z2 和Protium X2系统是Cadence验证套件的组成部分,支持公司的智能系统设计(Intelligent System Design™)战略,助力实现SoC卓越设计。Palladium Z2 和Protium X2系统目前已在一些客户中成功部署,并将在2021年第二季度向业内广泛面世。

延伸 · 阅读