阿拉桑推出NAND闪存全IP解决方案

2021-08-09 17:56 来源:电子说

加利福尼亚州圣何塞,2021年8月5日/prnewwire/-面向物联网(IoT)、移动和汽车SoCs的领先半导体ip提供商Arasan Chip Systems宣布,将立即为Nand闪存提供符合开放Nand闪存接口(ONFI)5.0规范的全IP解决方案。ONFI 5.0 NAND闪存的Arasan全IP解决方案包括主机控制器IP、PHY IP和软件堆栈。ONFI 5.0标准比之前的ONFI 4.2标准快50%。ONFI测试芯片可用于12纳米晶圆。

“与非”闪存控制器IP能够以前所未有的速度轻松可靠地访问片外“与非”闪存设备。更新后的控制器可以支持各种速度下的所有ONFI规格模式。这包括最新的NV-LPDDR4模式,以及传统的单数据速率(异步)、NV-DDR(同步)、NV-DDR2和NV-DDR3双数据速率模式。它支持这些接口模式的所有时序模式,从10MHz的低速模式到1200MHz (2.4GT/S)的新输入输出速度。在Arasan的ONFI主机控制器系列中,其ONFI 5.0主机控制器IP是第一个具有完全验证的AXI接口的主机控制器。它包含独特的微控制器架构,确保每个ONFI数据路径都能以多线程方式得到充分利用。Arasan的ONFI 5.0主机控制器IP也有完整的分布式聚合直接内存访问(DMA)算法,可以以与flash接口速度相匹配的速度从闪存切换到系统内存。

Arasan的ONFI 5.0 PHY IP旨在与他们的ONFI 5.0主机控制器IP无缝连接。Arasan的ONFI 5.0 PHY具有完整的发送和接收SDR、NV-DDR、NV-DDR2、NV-DDR3和NV-LPDDR4的功能,并支持ONFI规范中定义的所有速度,同时仍然向后兼容ONFI规范的早期版本。阿拉桑ONFI 5.0 PHY支持数据训练、各种功率驱动和ZQ校准,以确保最大运行速度和最佳信号完整性。PHY采用PLL)/DLL的组合,可以提供非常灵活的频率接入。PHY还在所有ONFI接口引脚上提供静电放电保护。

ONFI 5.0 NAND闪存控制器IP和PHY可以立即获得许可。PHY可用于高达12纳米的节点。

延伸 · 阅读